Contact

Ingénieur R&D Stagiaire - H/F : Utilisation de la reconfiguration dynamique partielle dans un design Newspace

Published on Sunday 04 December 2022

Location : Cesson-Sévigné

job in Contrat de stage

for a duration of 6 mois

Job opening

About Syrlinks

Syrlinks est spécialisée dans les systèmes de radiocommunication embarqués dans le domaine du spatial, de la défense, de la sécurité des personnes et du Temps-Fréquence. Syrlinks conçoit et fabrique des équipements déployables dans des environnements extrêmes et développe les solutions associées. Utiliser les composants classiques puis les fiabiliser est l’une de ses spécificités.

Syrlinks fait désormais partie de Safran Electronics & Defense (SED), numéro 1 mondial des optiques spatiales et numéro 1 européen des systèmes de navigation. Au coeur de sa Direction Espace, Syrlinks complète les solutions de Safran Electronics & Defense notamment dans le domaine des communications spatiales.

L'expertise Syrlinks en matière de GNSS et sur les horloges atomiques miniatures complète l'offre unique SED répondant aux enjeux de positionnement, de navigation et de synchronisation (PNT).

Syrlinks, a new horizon for your career!

Job description

Dans le domaine spatial, Syrlinks conçoit des produits fiables fabriqués à partir de composants COTS (Components-Off-the Shelf) permettant une réduction des coûts pour le marché du New Space. Cette approche a pour objectif de répondre à des missions en orbite basse pouvant aller jusqu'à 5 ans.

Dans ce cadre d’optimisation des performances, vos missions principales seront les suivantes : 

  • Se familiariser avec les outils Xilinx et le design à modifier ;
  • Modifier le design de la partie PL :
    • Définir des régions DFX ;
    • Ajouter des decouplers ;
    • Générer des bitstreams statiques et partiels.
  • Modifier le code C de la partie PS :
    • Charger le bitstream statique ;
    • Piloter les decouplers et charger les bitstreams partiels ;
    • Gérer les drivers associés aux fonctions des différents bitstreams partiels.
  • Tester sur carte et mettre au point ;
  • Analyser et évaluer l’impact sur les performances et l'occupation du FPGA ;
  • Documenter les contraintes systèmes et de développement associés à un design utilisant la reconfiguration dynamique partielle.

Required Profile

Vous préparez un diplôme d’ingénieur spécialisé en FPGA (Bac +5), vous êtes motivé(e) par le travail en R&D, les simulations et les modélisations.

Curieux(se) et intéressé(e), vous disposez de bonnes bases dans le développement FPGA sur cible Xilinx et le développement en C embarqué.

Votre faculté d’adaptation et votre aisance relationnelle vous permettent de travailler en équipe tout comme en autonomie.  


Apply